计算机组成原理
免费题库
设有计算机的CPU数据通路及其与存储器的连接结构如下图所示,其中,R0~R3为通用寄存器,IR为指令寄存器,PC为程序计数器,Y和Z为暂存器,MAR为存储器地址寄存器,MDR为存储器数据缓冲寄存器。试写出指令SUB(R1),R0的执行流程,其中,R0表示寄存器寻址,(R1)表示寄存器间接寻址,指令功能为减法。
用8K×4位/片的存储芯片构成32KB存储器,地址线为A15(高)~A0(低)。(1)需要8K×4位/片的存储芯片几片?(2)加至各芯片的地址线是哪几位?(3)用于产生片选信号的地址线是哪几位?(4)画出存储器逻辑连接图。
用2K×8位/片的存储芯片构成16KB存储器,地址线为A15(高)~A0(低)。 (1)需要几片这种存储芯片?(2)16KB存储器需要哪几位地址寻址?(3)在这些地址线中,加至各芯片的地址线是哪几位?(4)用于产生片选信号的地址线是哪几位(译码法)?
用4K×1位/片的存储芯片构成32KB存储器,地址线为A15(高)~A0(低)(1)需要几片这种存储芯片?(2)32KB存储器需要哪几位地址寻址?(3)在这些地址线中,加至各芯片的地址线是哪几位?(4)用于产生片选信号的地址线是哪几位(译码法)?
用8K×8位/片的存储芯片构成32KB存储器,地址线为A15(高)~A0(低)。(1)需要几片这种存储芯片?(2)32KB存储器共需要几位地址?是哪几位地址线?(3)加至各芯片的地址线有几位?是哪几位地址线?(4)用于产生片选信号的地址线是哪几位(译码法)?
用2K×l6位/片的存储芯片构成16K×l6位的存储器,地址线为A15(高)~A0(低)。问:(1)需要几片这种存储芯片?(2)存储器共需要几位地址线?是哪几位地址线?(3)加至各芯片的地址线是哪几位?(4)用于产生片选信号的地址线是哪几位(译码法)?
用1K×8位/片的存储芯片构成4K×8位的存储器,地址线为A15(高)~A0(低)。(1)需要几片这种存储芯片?(2)存储器共需要几位地址?是哪几位地址线?(3)加至各芯片的地址线是哪几位?(4)用于产生片选信号的地址线是哪几位(译码法)?
宽体存储器有什么特点?
用2K×8位/片的存储芯片构成8KB的存储器,地址线为A15(高)~A0(低)。(1)需要几片“2K×8位/片”的存储芯片?(2)存储器共需要几位地址?是哪几位?(3)加至各芯片的地址线是哪几位?(4)用于产生片选信号的地址线是哪几位(译码法)?
设有计算机的CPU数据通路及其与存储器的连接结构如题26图所示,其中,RO~R3为通用寄存器,IR为指令寄存器,PC为程序计数器,SP为堆栈指针,C和D为暂存器,MAR为存储器地址寄存器,MDR为存储器数据缓冲寄存器,AB为地址总线,DB为数据总线,CB为控制总线。试写出指令ADD (R3), RO的执行流程。指令功能为数据加法操作,其中,(R3)为采用寄存器间接寻址的目的操作数,RO为采用寄存器寻址的源操作数。
«
1
2
...
75
76
77
78
79
80
81
...
103
104
»